APP下载

基于FPGA直接序列扩频系统的设计

2011-03-20张波涛赵榉云李剑姚金杰

电子科技 2011年7期
关键词:原理图寄存器符号

张波涛,赵榉云,李剑,姚金杰

(中北大学信息探测与处理技术研究所,山西太原030051)

由于扩频通信系统具有抗干扰性好、抗多径衰落能力强,可高精度测量、多址复用等优良特性,多年来得到了迅速发展和广泛应用。

1 直扩系统基本原理

直接扩频通信就是在发射端利用高速率扩频序列去扩展信息数据的频谱,包括伪码调制和载波调制这两个过程[1]。与一般常见的窄带通信方式不同,主要体现在信息数据经扩展频谱以后成为宽带信号,再经过相关处理恢复成窄带信号后解调出信息数据,因此它具有信号相关处理和伪随机编码调制两大特点。

图1 直接扩频通信系统组成原理图

直接扩频通信系统组成原理如图1所示,在发端输入的信息先经信息调制成为数字信号,然后由扩频码发生器产生的扩频码序列调制数字信号以展宽信号的频谱[2]。展宽后的信号再调制到射频发送出去。在接收端将收到的宽带射频信号,变频至中频,然后由本地产生的与发端相同的扩频码序列去相关解扩,再经信息解调、恢复成原始信息输出。

2 系统总体方案

在发射系统中,首先产生8位的串行信息码data_in,然后与来自pn码发生器的扩频伪码序列进行模2加,完成信号的频谱扩展,得到扩频信号data_kuo。在接收端经过pn码同步捕获后,将扩频调制信号与本地同步扩频序列进行异或运算,得到解扩信号data_jie,比较data_kuo与data_jie波形图,从而验证系统扩频解扩的效果与可行性。

3 系统模块化设计

3.1 信息码输入模块的产生

该模块功能是利用8位移位寄存器,在时钟信号的控制下移位输出8位信息码。clr为装载信号,当clr=0时,从拨码开关并行读入8位信息码[3],装入到内部8位寄存器中,当clr=1时,将输入的8位信息码在时钟信号的控制下实现串行移位输出。

图2 信息码产生仿真图

仿真结果如图2所示,扩频前的数据信息为11000110B。

3.2 pn码发生器的数字化设计

由前所述,本系统的pn码发生器采用m序列发生器,n级线性移位寄存器的反馈逻辑可用特征多项式f(x)=c0+c1x+c2x2+…+cnxn表示,m序列发生器选用6级移位寄存器[4],即n=6,查表得到的反馈系数为103,因此其对应的特征多项式为f(x)=x6+x+1,由第l级和第6级引回反馈,移位寄存器反馈原理图如图3所示。

图3 移位寄存器反馈原理图

6级m序列发生器可产生周期为63的pn码序列,寄存器起始序列若为全零,输出序列也将为全零,这样会造成pn码发生器进入死锁状态。因此要使pn码发生器可以正常工作,产生预期的pn序列,必须保证在起始时寄存器中至少有一个为1。63位pn码仿真图如图4所示[5]。

图4 pn码仿真图

3.3 扩频调制及解调模块综合仿真

在实际应用中,为达到数据符号扩频的目的,通常的做法就是用一扩频码序列与待发射的信号相乘,并且扩频序列具有比数据比特窄得多的时宽,从而使扩频序列具有比数据序列高得多的频带。

图5 系统总体设计原理图

系统总体设计的原理图如图5所示,在本次系统的设计中,发射端和接收端都工作在数据符号同步调制模式,也就是说,pn码序列与数据符号电平变化沿对齐,且每个符号重复一次;在接收端,也是通过一个数据符号时间内同步一个pn码序列,在捕获一个pn码序列的同时,实现了数据符号的同步。这样不但可以缩短捕获时间,而且还可以省去一般窄带数字通信中由锁相环构成的时钟同步系统,简化了系统设计。

在本次设计中,一个数据符号是同步一个63位的pn码序列,pn就是pn码发生器模块产生的63位m序列,data_in是信息码输入模块产生的串行信息码,在此图中为11000110数据符号,data_kuo是本扩频模块的输出。在发送端,扩频的结果实际上是对两者进行时域相乘,或者是模二和,并且实现了一个数据符号同步一个63位的pn码序列,完成了符号同步调制模式,然后与来自pn码发生器的伪码序列进行模2加,完成信号的频谱扩展。在接收端,data_kuo与本地同步pn码模二和后,成信号的解扩,解扩输出信号为data_jie[6]。

图6 扩频解扩综合仿真图

扩频解扩综合仿真图如图6所示。其中data_in为串行输入的二进制数11000110,信息码输入的时钟信号为clk,pn码发生器的时钟信号为clk1,pn是产生的63位pn码序列,data_kuo为扩频后的码序列,data_jie解扩后的信号,实现了信号的解扩[7]。

4 系统的FPGA实现

系统选择Altera公司生产的CycloneIII系列的FPGA(EP3C10E144C8N)。Altera公司的这款Cyclone III FPGA比上一代FPGA的功耗低75%,共有144个引脚组成,这些I/O引脚支持6种单端信号标准、8种差分标准,含有10 kbit逻辑单元(LE),23个数字信号处理(DSP)乘法器,存储器达400 kbit,Cyclone III系列比前一代产品每逻辑单元成本降低20%,使设计人员能够更多地在成本敏感的应用中使用FPGA[8]。

图7 FPGA输出波形图

将VHDL源程序通过JTAG口下载到FPGA中,配置好FPGA引脚后,用排针将FPGA的引脚引出,将FPGA的输出引脚分别与示波器的输入相连接,观察系统波形如图7所示。从图中可以看出FPGA输出波形图与仿真图吻合,从而验证了系统VHDL程序的正确性与可行性。另外,由于系统时钟频率较高,波形存在较为较为明显的过冲现象。

5 结束语

提出了一种基于FPGA的直接序列扩频系统的设计,旨在使无线通信系统具有较强的抗干扰性和可靠性。在Altera公司的Quartus II软件平台上,利用了硬件描述语言VHDL和原理图相结合的方法进行了电路的设计实现,并将程序下载到FPGA中,利用示波器观察输出波形,通过输出波形结果观察本系统的扩频解扩性能。

[1] 褚振勇,翁木云.FPGA设计及应用[M].西安:西安电子科技大学出版社,2002.

[2] LIN J C.Differentially coherent PN code acquisition based on a matched filter forchip-asynchronousds/SS communications[J].IEEE T Veh Technology,2002,51(6):1596-1599.

[3] PROAKIS J G.数字通信简介[M].张力军,译.北京:电子工业出版社,2006.

[4] 赵青.CDMA扩频电力线载波通信系统设计[J].电子技术,2005,32(11):42-46.

[5] 李垒,季雄,宋洋.M序列伪码产生与同步的FPGA实现[J].网络安全技术与应用,2005(12):64-65.

[6] PAPPAPORT T S,HNNAMALAI A,BUEHRER R M,et a1.Wireless communications:past events and a future perspectire[J].IEEE Communications Magzine,2002(5):148-161.

[7] 郑晓昆,王兰勋.同步系统在直扩系统中的作用[J].河北大学学报:自然科学版,2004,24(4):430-433.

[8] ALAN D W.Radio frequency circuit design[M].New York:John Wiley&Sons Inc,2001.

猜你喜欢

原理图寄存器符号
STM32和51单片机寄存器映射原理异同分析
学符号,比多少
Lite寄存器模型的设计与实现
浅谈STM32核心板原理图设计
电路原理图自动布图系统的设计与实现
“+”“-”符号的由来
基于Protel DXP 2004层次原理图的设计
变符号
图的有效符号边控制数
关于EDA教学中Quartus II原理图输入法的探讨